Über die austauschbarkeit von universalitat und effizienz bei instanzennetzsimulatoren, insbesondere fur digitale hardware

AUTOR(ES)
DATA DE PUBLICAÇÃO

2009

RESUMO

Ziel der vorliegenden Arbeit ist es, den KompromiB zwischen Universalitdt und Effizienz bei Instanzennetzsimulatoren zu untersuchen, insbesondere fUr die Simulation von digitaler Hardware. Ein Instanzennetzsimulator wird definiert mit Hinsicht auf maximale Universalitdt. Dieser Simulator muB für die Simulation beliebiger Instanzennetze anwendbar sein. Hardware auf der Gatter- und auf der Register-Transferebene wird modelliert für Simulation mit dem definierten Instanzennetzsimulator. Ebenso werden spezifische Hardware- Simulatoren definiert, wobei repräsentative Modelle der Gatter- und der Register-Transferebene ausgewdhlt werden. Da diese Hardware-Simulatoren nur fUr bestimmte Systemklassen geeignet sind, die Unterklassen von Instanzennetzen darstellen, bringen sie einen gewissen Effizienzgewinn gegenUber dem allgemeinen Instanzennetzsimulator. Die Messung dieses Gewinns und seine Zurückführung auf bestimmte Eigenschaften der Instanzennetze und der digitalen Systeme sind konkrete Ziele dieser Arbeit. Um diese Messung zu ermöglichen, werden digitale Systeme durch Parametersdtze dargestellt. Diese Parameter erlauben uns, exakte AusdrUcke fir den Simulationszeitverbrauch aller definierten Simulatoren abzuleiten. Durch Variierung der Parameterwerte wird das ganze Spektrum der digitalen Systeme erfaBt.

ASSUNTO(S)

simulação redes : instancia simulacao : sistemas discretos simulacao : sistemas digitais avaliacao : desempenho : simuladores

Documentos Relacionados